一半以上电路新手答不出的硬件面试题!

作者: 李皆宁分类: 校园学习 发布时间: 2024-05-03 18:48:47 浏览:15815 次

一半以上电路新手答不出的硬件面试题!

xyfd:
两个10uf的在99.99%的场合表现好于10uf+100nf

【回复】回复 @喂话里话 :我看过权威电磁兼容的某一篇文章,确实有说相同规格电容的并联,比并大小好一点。 我只记得其中一个原因,就是规格一致的参数相似,可以减少干扰。
【回复】干过实际项目吗?胡说八道在这里
【回复】回复 @喂话里话 :我干了n年电子工程师了谢谢
zhaozipper:
说凭经验的要么就是不想告诉你,要么就是自己也不会算,瞎蒙

【回复】随便放一个,测出来波形畸变再说[doge]
瓜保熟啊啊:
没办法,制造工艺决定了这个esr必须会存在,如果是在高频电路这个就非常只要了,这个esr在高频中是个大坑[doge],所以为什么要选村田或者一些好的品牌的电容是有原因的兄弟们,这都血泪的教训呀

【回复】这是个有血腥味的建议[吃瓜]
我不修飞机:
up大佬,你说的“电源输出对高频交流信号的阻抗较高”这句话我不太清楚意思。可不可以这样理解呢:【在高频信号下,电路不再符合集总电路理论,而是应该使用分布电路理论来分析电路,电路中的分布电容,等效电感,等效电阻在高频下的总阻抗变大,所以我前面提到的情况中,集电极的VCC的电压很大一部分被电路中的分布电容,等效电感,等效电阻在高频下的总阻抗给分走了,只有一小部分用于集电极提供交流信号的瞬态电流】。 还有一句话【高频下长距离的传输线效应无法保证交流信号对低阻抗足够低】,这句话我是这么理解的:【低频信号的负极直接通过导线接地。高频信号下导线因为具有走线电感导致总阻抗变大,从而导致输入信号浮地】,可以这么理解吗? 新人小白对高速电路的很多基本概念都不清楚,只能似是而非地套一些自己一直的概念来理解。希望up大佬能多出一些相关的视频或者推荐一些书,文章之类的。多谢up大佬,好人一生平安

【回复】详细的在专题课程里面有讲解,影响高频因素很多,包括电路结构,晶体管性能,PCB布局等,去耦电容只是其中之一,每个人基础不同,所以视频一般都从基础覆盖,感谢你的建议[打call]
千亿元:
大神您好!您可以看下私信吗?有个问题请教您

拉丝虎头肩:
md,下周四华为硬件面试,到时候请你附体

电路 硬件 硬件工程 三极管 面试 电工 电子 面试题 硬件工程师 李皆宁讲电路

如果觉得我的文章对您有用,请随意打赏。您的支持将鼓励我继续创作!